전 세계적으로 양자컴퓨팅 기술의 발전이 가속화되면서, 이에 따른 사이버 보안 위협에 대한 대비가 산업 전반의 핵심 과제로 부상하고 있다. 특히, 기존 암호 체계를 무력화할 수 있는 양자 컴퓨터의 출현 가능성은 데이터 보안 및 시스템 무결성에 대한 근본적인 재검토를 요구하고 있다. 이러한 거시적인 산업 동향 속에서, 래티스 반도체가 업계 최초로 양자내성암호(PQC)를 지원하는 FPGA 제품군인 MachXO5-NX TDQ를 출시하며 미래 보안 시장을 선도할 준비를 마쳤다는 점은 주목할 만하다.
래티스 반도체가 2025년 10월 13일에 발표한 MachXO5-NX TDQ FPGA 패밀리는 상용 국가 안보 알고리즘(CNSA) 2.0을 완벽하게 지원하는 양자내성암호 기능을 탑재한 것이 특징이다. 이는 기존 FPGA 솔루션이 직면했던 양자 컴퓨팅 공격의 위협에 대한 효과적인 대응책을 제시한다. 이 제품은 수상 경력에 빛나는 Lattice Nexus 플랫폼을 기반으로 구축되어 컴퓨팅, 통신, 산업 및 자동차 애플리케이션에 필요한 탁월한 보안, 신뢰성 및 유연성을 제공한다. 래티스 반도체의 최고 전략 및 마케팅 책임자인 Esam Elashmawi는 “양자 컴퓨팅의 발전은 모든 산업 분야에 걸쳐 양자 저항 보안 채택의 시급성을 높인다”며, “MachXO5-NX TDQ를 통해 래티스는 오늘날의 보안 요구 사항을 충족할 뿐만 아니라, 암호화 민첩성과 하드웨어 루트 오브 트러스트를 제공하여 진화하는 위협으로부터 고객 인프라를 미래 보장하는 업계 최초의 보안 제어 FPGA 제품군을 시장에 선보였다”고 강조했다.
MachXO5-NX TDQ FPGA 제품군은 고객에게 ▲CNSA 2.0 호환 PQC 전체 스위트 ▲ML-DSA, LMS, XMSS, AES256과 같은 인증 및/또는 암호화된 비트스트림 ▲현장에서의 알고리즘 업데이트 및 롤백 방지 기능 지원을 통한 고유한 암호화 민첩성 ▲PQC 및 기존 키를 모두 위한 재발급 가능한 루트 키와 정교한 키 계층 구조를 통한 보안 비트스트림 키 관리 등 강력한 보안 기능을 제공한다. 또한, AES-CBC/GCM 256비트, ECDSA-384/512, SHA-384/512, RSA 3072/4096비트와 같은 고급 대칭 및 클래식 비대칭 암호화 알고리즘을 통해 비트스트림과 사용자 데이터를 보호한다. 디바이스 식별자 구성 엔진(DICE), 보안 프로토콜 및 데이터 모델(SPDM)과 Lattice SupplyGuard™ 기능을 지원하여 미래 보장형 엔드투엔드 보안을 위한 증명 및 안전한 수명 주기/공급망 관리를 가능하게 한다.
하드웨어 루트 오브 트러스트(RoT) 측면에서는 ▲통합 플래시를 통한 신뢰할 수 있는 단일 칩 부팅 ▲고유한 디바이스 시크릿(UDS)을 통한 개별 디바이스 ID 보장 ▲유연한 파티셔닝 및 보안 잠금 기능을 갖춘 통합 비휘발성 구성 메모리 및 사용자 플래시 메모리(UFM) ▲프로그래밍 인터페이스(SPI, JTAG)에 대한 포괄적인 잠금 제어를 제공한다. 또한, 부채널 공격(SCA) 복원력과 NIST 암호화 알고리즘 검증 프로그램(CAVP) 호환 알고리즘을 지원하여 민감한 데이터 처리에 대한 신뢰성을 높였다.
이번 MachXO5-NX TDQ 제품군의 출시는 래티스 반도체가 단순히 하드웨어를 공급하는 것을 넘어, 다가오는 양자 컴퓨팅 시대의 보안 위협에 대한 선제적인 해결책을 제시하며 업계를 선도하고 있음을 분명히 보여준다. 이는 동종 업계의 다른 기업들에게도 PQC 도입의 중요성을 일깨우고, 미래 지향적인 보안 솔루션 개발을 위한 중요한 참고 사례가 될 것으로 전망된다. 래티스 반도체의 이러한 행보는 향후 산업 전반의 보안 표준을 한 단계 끌어올리는 중요한 전환점이 될 가능성이 높다.